avatar
Рейтинг
+1.45
Сила
2.49

Александр

Публикации

avatar
Релиз 14.3.9 из серии «один глюк лечим — три добаляем».
avatar
От задач.
Например, при разводке DDR от 133 МГц.
Естественно, SATA, USB 2.0/3.0, гигабайтный Еthernet — без строгого соблюдения спецификации не заработают.
avatar
Наконец-то Lenght Tuning допилили. Столько с ним геморроя было.
avatar
а смысл? ты в реальных устройствах никогда QNX применять не сможешь, это неподъёмно по деньгам.
было бы интересно допилить порт FreeRtos для неё, либо очень быстрый Linux/Linaro с загрузкой с eMMC
avatar
Если хотите, могу чуть позже написать пару статей о работе с BeagleBone без операционки (вернее, с SYS/BIOS из под Code Composer).
avatar
да, и контроль импеданса… мб просто мне не повезло…
avatar
Делал у сабжей 6-слойку… Если честно — так себе. Шелкография сильно слезла вбок, от щупов отметок нету, дифф. импеданс не выдержан.
Если честно, расстроен.
avatar
По цене в 2-3 раза дороже соответствующих STM'ок. Хотя, у Texas'ов с документацией всегда полный порядок был.
avatar
На самом деле, действительно, серьезный релиз. Вплоть до того, что в нумерации релизов Альтиум наконец-то перескочил с цифры 9 на 10.

91 крупное обновление, в том числе серьёзно поправили Interactive routing и наконец-то можно делать via любой формы.
Если интересно — краткий список изменений в видеоформате расположен на
www.altium.com/en/products/altium-designer/features
avatar
Продукт развивается. Вроде там новые правила по разводке дифф. цепей. По работе часто приходится пользоваться.
avatar
Интересно, есть ли шансы на нормальное «лекарство»
avatar
Сайт производителя лежит уже 3-й день.
Сейчас в Китае никаких праздников нет?
avatar
Больше интересует возможность изготовления схем принципиальных в соответствии с ГОСТ в версии с 13.2.
avatar
Постараюсь в форм-факторе BeagleBone. возможно, чтобы их CAPE подходили.
avatar
Напряжений — 4 номинала (1.0В, 1,5В, 1,8В, 3,3В).
avatar
Посмотрим.
У Zynq порты не 5V-tolerant (ардуино по-моему на меге с 5-вольтовыми уровнями) => максимум 3,3В.

На 8 слоев не уменьшается => 2 слоя питания, 6 сигнальных (для 96 bga) и 2 земли.
avatar
Думаю, на выходных определюсь с компонентами и накидаю ТЗ.
Плата сильно интегрирована с ZedBoard, поэтому, думаю. месяца за 2 можно будет проект до подготовки к производству накидать.
avatar
Я не задумывался о конечной цели.
Можете считать, что это некоторая отладочная плата с входом видео, выходом видео и дополнительными входами/выходами.
А реализовать на ней можно многое.
avatar
Считаю, что за гетероядерными системами на кристалле (DSP + FPGA) будущее.
А младшие «Цинки» не особо сложны + сообщество их использующих бурно расширяется.
Если не мудрить, то можно сделать плату 6-8 слойной и небольшого размера.

Проект — да, для себя, но если всё получится — для любого коммерческого проекта будет плотная основа.
avatar
1. Не все процессоры имеют параллельный интерфейс для подключения камеры. Здесь по сути будет минимум компонентов (SPI-загр. флешка, параллельная шина для видеосенсора, SPI/I2C для компаса, Ethernet PHY, DDR3 и SD-карточка (для файловой системы)).
2. Предобработка изображения — по сути линейная фильтрация (наложение масок) — с чем ПЛИС с 240 DSP-блоками справится просто шикарно.
3. Хотел познакомиться с данным семейством, подтянуть познания в VHDL + Vivado.