Зашёл в раздел расчёта параллельного соединения резисторов изменил ряд на е24 и сразу же нажал расчет. Первое что бросилась в глаза расчет процентного отклонения неверен в первой же строке. Необходимо было получить сопротивление 3,8 кОм, в первой строчке получилось 3,81кОм, отклонение от расчётного около 0,26%, а у тебя пишет 0,00% почему? Сказывается округление?
На мой взгляд схема должна быть «читаема», я не говорю, что метки не использую, просто не в таком кол-ве и имена использую более осмысленные (bsvi в принципе хорошо именует).
Вот мне всегда было интересно в чем прикол связей по меткам?
Потом без поиска хрен найдешь куда какая связь, одно дело когда схема маленькая, другое дело когда она большая.
Почему не используешь шины для объединения?
Например. На схеме платы UniDK такая же хрень, схема на нескольких листах и метки названы как попало, например к линии PD13 мк подключена линия IRQ и хрен поймешь что это, нужно всю схемы облазить чтобы понять, что это от ЖКИ модуля линия.
Я не про текущую встречу, а вообще о формате «собраний». Большой разброс часовых поясов, может данный формат позволил бы расшириться. Думаю постоянно смотреть на BsVi надоест :)
Ну не знаю, чего вам не хватает. Я сомневаюсь, что вы делаете сложные проекты, ведь если возникает необходимость в таком продукте как альтум, то у вас и средств должно быть достаточно для его покупки :) (без обид)
Наше предприятие делает не более 10 плат в год средней и простой сложности, поэтому нам дипа более чем.
Думаю нужно создать аккаунт сообщества, выделить кураторов по временным зонам и встречу делить.
Начинают самые ранние, заканчивают самые поздние :)
Будет значительно удобнее, на мой взгляд.
Раздают, с такой ценой видать ни кто не покупает :)
Переходите на DipTrace, цена смешная. Для не коммерческого использования 1000 выводов 4 слоя.
Для работ средней сложности более чем достаточно.
Потом без поиска хрен найдешь куда какая связь, одно дело когда схема маленькая, другое дело когда она большая.
Почему не используешь шины для объединения?
Например. На схеме платы UniDK такая же хрень, схема на нескольких листах и метки названы как попало, например к линии PD13 мк подключена линия IRQ и хрен поймешь что это, нужно всю схемы облазить чтобы понять, что это от ЖКИ модуля линия.
Наше предприятие делает не более 10 плат в год средней и простой сложности, поэтому нам дипа более чем.
Начинают самые ранние, заканчивают самые поздние :)
Будет значительно удобнее, на мой взгляд.
Переходите на DipTrace, цена смешная. Для не коммерческого использования 1000 выводов 4 слоя.
Для работ средней сложности более чем достаточно.
Спасибо Компелу.
22-00 уже значительно лучше, но все ли согласны?
ru.wikipedia.org/wiki/%D0%A2%D0%BE%D0%BC%D1%81%D0%BA